linux生成makefile文件(嵌入式Linux开发Makefile函数及实例)
来源:韦东山嵌入式专栏_ARM裸机加强版维基教程
作者:韦东山
(本文字数:2707,阅读时长:5分钟)
makefile 里面可以包含很多函数,这些函数都是make本身实现的,下面我们来几个常用的函数。
引用一个函数用“$”。
函数foreach函数foreach语法如下:
$(foreach var,list,text)
前两个参数,‘var’和‘list’,将首先扩展,注意最后一个参数‘text’此时不扩展;接着,对每一个‘list’扩展产生的字,将用来为‘var’扩展后命名的变量赋值;然后‘text’引用该变量扩展;因此它每次扩展都不相同。结果是由空格隔开的‘text’ 在‘list’中多次扩展的字组成的新的‘list’。‘text’多次扩展的字串联起来,字与字之间由空格隔开,如此就产生了函数foreach的返回值。
实例:
A = a b c B = $(foreach f, &(A), $(f).o) all: @echo B = $(B)
结果:
函数filter/filter-out
B = a.o b.o c.o
函数filter/filter-out语法如下:
$(filter pattern...,text) # 在text中取出符合patten格式的值 $(filter-out pattern...,text) # 在text中取出不符合patten格式的值
实例:
C = a b c d/ D = $(filter %/, $(C)) E = $(filter-out %/, $(C)) all: @echo D = $(D) @echo E = $(E)
结果:
D = d/ E = a b c
Wildcard
函数Wildcard语法如下:$(wildcard pattern) # pattern定义了文件名的格式, wildcard取出其中存在的文件
这个函数wildcard会以pattern这个格式,去寻找存在的文件,返回存在文件的名字。
实例:
在该目录下创建三个文件:a.c b.c c.c
files = $(wildcard *.c) all: @echo files = $(files)
结果:
files = a.c b.c c.c
我们也可以用wildcard函数来判断,真实存在的文件实例:
files2 = a.c b.c c.c d.c e.c abc files3 = $(wildcard $(files2)) all: @echo files3 = $(files3)
结果:
files3 = a.c b.c c.c
patsubst函数
函数patsubst语法如下:(patsubstpattern,replacement,(patsubstpattern,replacement,(var))patsubst函数是从var变量里面取出每一个值,如果这个符合pattern格式,把它替换成replacement格式。
实例:
files2 = a.c b.c c.c d.c e.c abc dep_files = $(patsubst %.c,%.d,$(files2)) all: @echo dep_files = $(dep_files)
结果:
dep_files = a.d b.d c.d d.d e.d abc
Makefile实例
前面讲了那么多Makefile的知识,现在开始做一个实例。
之前编译的程序002_syntax,有个缺陷,将其复制出来,新建一个003_example文件夹,放在里面。在c.c里面,包含一个头文件c.h,在c.h里面定义一个宏,把这个宏打印出来。
c.c:
#include <stdio.h> #include <c.h> void func_c() { printf("This is C = %d\n", C); }
c.h:
#define C 1
然后上传编译,执行./test,打印出:
This is B This is C =1
测试没有问题,然后修改c.h:
#define C 2
重新编译,发现没有更新程序,运行,结果不变,说明现在的Makefile存在问题。
为什么会出现这个问题呢, 首先我们test依赖c.o,c.o依赖c.c,如果我们更新c.c,会重新更新整个程序。但c.o也依赖c.h,我们更新了c.h,并没有在Makefile上体现出来,导致c.h的更新,Makefile无法检测到。因此需要添加:
c.o : c.c c.h
现在每次修改c.h,Makefile都能识别到更新操作,从而更新最后输出文件。
这样又冒出了一个新的问题,我们怎么为每个.c文件添加.h文件呢?对于内核,有几万个文件,不可能为每个文件依次写出其头文件。因此需要做出改进,让其自动生成头文件依赖。
gcc -M c.c // 打印出依赖 gcc -M -MF c.d c.c // 把依赖写入文件c.d gcc -c -o c.o c.c -MD -MF c.d // 编译c.o, 把依赖写入文件c.d
修改Makefile如下:
objs = a.o b.o c.o dep_files := $(patsubst %,.%.d, $(objs)) dep_files := $(wildcard $(dep_files)) test: $(objs) gcc -o test $^ ifneq ($(dep_files),) include $(dep_files) endif %.o : %.c gcc -c -o $@ $< -MD -MF .$@.d clean: rm *.o test distclean: rm $(dep_files) .PHONY: clean
首先用obj变量将.o文件放在一块。利用前面讲到的函数,把obj里所有文件都变为.%.d格式,并用变量dep_files表示。利用前面介绍的wildcard函数,判断dep_files是否存在。然后是目标文件test依赖所有的.o文件。如果dep_files变量不为空,就将其包含进来。然后就是所有的.o文件都依赖.c文件,且通过-MD -MF生成.d依赖文件。清理所有的.o文件和目标文件清理依赖.d文件。
现在我门修改了任何.h文件,最终都会影响最后生成的文件,也没任何手工添加.h、.c、.o文件,完成了支持头文件依赖。
下面再添加CFLAGS,即编译参数。比如加上编译参数-Werror,把所有的警告当成错误。
CFLAGS = -Werror -Iinclude ………… %.o : %.c gcc $(CFLAGS) -c -o $@ $< -MD -MF .$@.d
现在重新make,发现以前的警告就变成了错误,必须要解决这些错误编译才能进行。在a.c里面声明一下函数:
void func_b(); void func_c();
重新make,错误就没有了。
除了编译参数-Werror,还可以加上-I参数,指定头文件路径,-Iinclude表示当前的inclue文件夹下。此时就可以把c.c文件里的#include “.h”改为#include
点击“了解更多”可访问更多内容,
免责声明:本文仅代表文章作者的个人观点,与本站无关。其原创性、真实性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容文字的真实性、完整性和原创性本站不作任何保证或承诺,请读者仅作参考,并自行核实相关内容。文章投诉邮箱:anhduc.ph@yahoo.com